发表时间: 2021-07-28 15:15:48
作(zuò)者: 成(chéng)都朗锐(ruì)芯科技发展有限公司
浏览:
全(quán)球半导体(tǐ)市(shì)场格(gé)局(jú)已成(chéng)三足鼎(dǐng)立之势,ASIC (Application Specific Integrated Circuits,专用集成电路)、ASSP(ApplicaTIon Specific Standard Parts,特殊(shū)应用标(biāo)准产品)、FPGA(Field Programmable Gate Array,现场(chǎng)可编程门阵(zhèn)列)三分天(tiān)下。
相较于ASIC和ASSP巨大的市场容(róng)量而言,FPGA还只是一个小众市场(chǎng)。但(dàn)是(shì)市场(chǎng)统(tǒng)计研(yán)究数据表明,FPGA已经(jīng)逐步侵蚀ASIC和(hé)ASSP的传统市场,并处于快速增长阶段。
现阶段FPGA的应用(yòng)不断扩展,从(cóng)汽(qì)车(chē)、广播、计算机和存储、消费类、工业、医疗、军(jun1)事、测试测量、无线和固网,应用领(lǐng)域正向各行各业渗透。
根据器件发展历程以及市(shì)场应用(yòng)需求(qiú)发(fā)展(zhǎn)趋势,FPGA今后仍然(rán)主要朝以下(xià)几(jǐ)大方向发(fā)展(zhǎn):
第一,高密度、高速(sù)度、宽频带、高保(bǎo)密;
第二,低电压(yā)、低功耗;
第三,低成本、低价格(gé);
第四,IP核复用、系统集成;
第五,动态可重构及单片集(jí)群。
FPGA设计中时钟(zhōng)信号的(de)设计与(yǔ)处理是保证系统稳定工作的(de)重要组成(chéng)部分,随着FPGA器(qì)件规(guī)模的不断增(zēng)大,集成度不断(duàn)提高,多时钟域管理、时钟延迟、时钟信号(hào)完整性和相位偏移等已成(chéng)为影响(xiǎng)FPGA设计(jì)的关键因素
这(zhè)些发展方向并不相互排(pái)斥,成都J9平台和朗锐芯科技已经结合几种(zhǒng)发(fā)展方向上的(de)特点,形成(chéng)功能(néng)性能更强(qiáng)大的产(chǎn)品。